| 著者 |
鈴木健介, 岡田啓, 山里敬也, 片山正昭 |
| 題目 |
広帯域ソフトウェア無線基地局受信機におけるサンプリングジッタの受信性能への影響 |
| 出典 |
電子情報通信学会技術研究報告 vol.SR03-8,pp.55-59 |
| 要約 |
ソフトウェア無線受信機のキーコンポーネントにアナログ・ディジタル変換器がある. アナログ・ディジタル変換において, 振幅方向における量子化誤差や時間方向におけるサンプリングクロックのゆらぎ(ジッタ)が受信性能に対し影響を与える. 基地局受信機のような広帯域ソフトウェア無線受信機においてバンドパスサンプリングを行う場合, サンプリングジッタが受信性能に対して与える影響は大きいと考えられる. そこで, 本稿では複数信号を同時に受信する場合を考え, サンプリングクロックのジッタが受信誤り率特性に対し与える影響について評価する. |
| Authors |
K. Suzuki, H. Okada, T. Yamazato, and M. Katayama |
| Title |
Influence of Jitter of Sampling Clock on the Performance of a Wideband Software-Defined Radio Base Station |
| Authority |
Technical Report of IEICE vol.SR03-7,pp.55-59 |
| Summary |
One of the most important components in software-defined receiver is an Analog-to-Digital
Converter(ADC). The quantization error in amplitude domain and the jitter of sampling
clock in time domain are impotant features of
the ADC. When the bandpass sampling is performed in a software-defined receiver which is used
for wide-band systems, such as base stations of cellular systems, the sampling jitter may dominate the performance. Thus this manuscript discusses the influence of the sampling jitter
to bit error rate performance in wide-band software-defined receiver which receives and demodulates multiple signals at the same time. |
| 年月 |
2003年6月 |
| DOI/Handle |
|
| 開催場所 |
草津 |
| 研究テーマ |
|
| 言語 |
日本語 |
| 原稿/プレゼン資料 |
/ (ローカル限定) |